BSDL Verifier — верификатор BSDL-моделей

Устройство является профессиональным инструментом, позволяющим проверять BSDL-файлы на реальной микросхеме. Причем, обнаруживает оно не только синтаксические и семантические ошибки, но и несоответствие содержимого BSDL-файла самому кристаллу. Verifier также генерирует BSDL-файл в случаях, когда его попросту еще нет для реально существующей ИС. Таким образом при разработке новых ИС с поддержкой периферийного сканирования, BSDL-файл генерируется автоматически аппаратным методом. BSDL-файл (по стандарту IEEE 1149.1b) описывает архитектуру периферийного сканирования компонента: регистр сканирования, ID-коды, коды инструкций и т.д.

Features

  • Поддержка до 512 сигнальных контактов
  • Простое в использовании ПО и оборудование
  • Создает BSDL-файлы для микросхем
  • В комплект входит контроллер JT 3707
  • Создает и/или верифицирует файлы с описанием архитектуры периферийного сканирования (BSDL-файлы) используя реальную ИМС
  • В ПО имеется проводник, который помогает пользователю пройти через процесс генерации/верификации
  • Графический редактор обеспечивает интерактивное создание пин-листа для корпусов PGA и BGA (в случае, если BSDL-файл не существует)
  • Табличный редактор генерирует описание пин-листа для других типов корпусов (в случае, если BSDL-файл не существует)
  • Расширенные отчеты: список ячеек периферийного сканирования, список пинов, списки входов/выходов, информация о регистрах
  • Поддержка широкого диапазона типов корпусов: PGA, BGA, QFP, TSOP и т.д. с автоматическим ПО для генерации соединений
  • 512 каналов ввода/вывода с независимой возможностью считывания данных стимуляции и перевода в третье состояние
  • Можно выбрать 1, 2, 4 или 8 каналов I/O для каждого из 16-канальных сегментов
  • Напряжения входа и выхода могут быть запрограммированы отдельно для каждого сегмента, а сегменты могут быть шунтированы в
  • индивидуальном порядке
  • Программируемые пороги входных сигналов от 0 В до 4.1 В с шагом 0.1 В
  • Программируемые напряжения выходов от 1.5 В до 3.6 В с шагом 0.1 В
  • Внутренний источник питания 5 В плюс три настраиваемые точки питания
  • Обеспечение высокой частоты TCK (до 40 МГц) для максимальной производительности

Устройство может использоваться производителями компонентов для верификации архитектуры периферийного сканирования микросхем. Функцию генерации BSDL-файлов можно использовать в реверс-инжиниринге, когда BSDL-описание некорректно или утеряно для конкретно взятой версии кристалла. BSDL verifier может также использоваться как недорогой и простейший прибор для определения контрафактных компонентов.

Мы всегда рады вам помочь!

Мы решили тысячи проблем, связанных с тестированием собранных печатных плат с помощью сети офисов продаж и наших высококвалифицированных дистрибьюторов. Как только вы становитесь клиентом JTAG Technologies, вы являетесь неотъемлемой частью нашего бизнеса со свободным доступом к нашей всемирной сети поддержки.