Стандартизированное программирование ПЛИС: IEEE 1532

Программируемые логические устройства (PLD и FPGA) от большинства производителей ИМС полностью совместимы со стандартом IEEE 1149.1 на протяжении уже многих лет. Это соответствие стандарту говорит о том, что данные микросхемы могут использоваться для тестирования плат, на которые они устанавливаются, а также о том, что они сами могут быть запрограммированы при помощи JTAG-интерфейса. Сложность заключается в том, что существует много алгоритмов программирования и форматов данных (в зависимости от производителя и типа ПЛИС). Однако, несмотря на это, IEEE 1149.1 остается самым предпочтительным методом конфигурации PLD и FPGA.
Примерно в 2000-м году было разработано дополнение к 1149.1 с целью стандартизовать методологию программирования таких типов устройств. С появлением IEEE 1532, устройства, которые соответствуют данному стандарту (независимо от производителя) могут конфигурироваться, стираться, считываться и верифицироваться как в одиночку, так и одновременно. Алгоритм программирования должен быть описан в BSDL-файле, содержащем информацию о 1532. Средства программирования от JTAG Technologies полностью поддерживают алгоритм IEEE 1532 и автоматически создают приложения для него.

Мы всегда рады вам помочь!

Мы решили тысячи проблем, связанных с тестированием собранных печатных плат с помощью сети офисов продаж и наших высококвалифицированных дистрибьюторов. Как только вы становитесь клиентом JTAG Technologies, вы являетесь неотъемлемой частью нашего бизнеса со свободным доступом к нашей всемирной сети поддержки.